# TDC\_4. Diseño de un procesador (VHDL)



## Repaso de:

- Elementos constructivos de un computador simple.
- Repaso del diseño de un repertorio de instrucciones (ISA)
- Implementación del ISA: Diferentes microarquitecturas



## **Objetivos:**

- Descripción VHDL de los principales elementos de un computador.
- Diseño de un procesador simple mediante VHDL
- Verificacion del diseño en placa desarrollo



# 4.1. Elementos de un computador simple



# Elementos de un computador simple

## **Arquitectura Von Neumann**





# Elementos de un computador simple

#### **Arquitectura Harvard**





# Elementos de un computador simple

## Unidad central de proceso (CPU)





# 4.2. Camino de datos (DataPath)



# Camino de datos (Datapath)

- Elementos encargados de manipular los datos (información)
- Consta de tres tipos de elementos:
  - (1) Unidadades funcionales: ALU, desplazadores, etc
  - (2) Elementos de almacenamiento: registros
  - (3) Buses y multiplexores
- Su funcionamiento es gobernado por las líneas de control procedentes de la <u>unidad de control</u>.
- Avisa de sucesos especiales sucedidos durante las operaciones (cero, signo, desbordamiento, etc).
- Implementa el ISA establecido (varias uArquitecturas).
- Tipos:
- ✓ General
- ✓ Dedicado (p.e.: solo suma)



- > Clasificación según forma de almacenar datos establecido en ISA
  - □ Acumulador
  - Memoria-Memoria
  - Memoria-Registro
  - Registro-Registro (Load-Store)
  - Pila

$$C = A + B$$

| Acumulador | Memoria-<br>Memoria | Registro-<br>Memoria | Pila   | Registro<br>(load-store) |
|------------|---------------------|----------------------|--------|--------------------------|
|            |                     |                      | Push A | Load r1,A                |
| Load A     | Add<br>C,B,A        | Load r1,A            | Push B | Load r2,B                |
| Add B      |                     | Add r1,B             | Add    | Add<br>r3,r1,r2          |
| Store C    |                     | Store<br>C,r1        | Pop C  | Store C,r3               |



Camino de datos (Datapath) simple de propósito general (4 bits)





- 1. Operación
- 2. Actualiza Reg
- 3. Actualizar Acc/FZ



## Camino de datos (Datapath) simple de propósito general (4 bits)



| $ALU_3$ | $ALU_2$ | $ALU_1^{\tau}$ | Operation        |
|---------|---------|----------------|------------------|
| 0       | 0       | 0              | Pass through A   |
| 0       | 0       | 1              | A  AND  B        |
| 0       | 1       | 0              | $A 	ext{ OR } B$ |
| 0       | 1       | 1              | NOT A            |
| 1       | 0       | 0              | A + B            |
| 1       | 0       | 1              | A-B              |
| 1       | 1       | 0              | A+1              |
| 1       | 1       | 1              | A-1              |

(b)

Fuente: Microprocessor Design: Principles and Practices With VHDL. Enoch O. Hwang



#### Camino de datos (Datapath) simple de propósito general (4 bits)

#### Memoria-memoria



Hay que indicar dirección de memoria de A y de B, asi como dónde almacenar el resultado.

Se puede hacer coincidir el 2º operando con dirección del resultado.

- 1. Guardar en REGA
- 2. Guardar en REGB
- Seleccionar operación /Actualizar FlagZero



## 4.2.1. Camino de datos de DidaComp (DataPath\_01)



# Camino de datos de Didacomp



| Bus d | e coi    | ntrol ( | CW) |
|-------|----------|---------|-----|
|       | <b>.</b> |         |     |

| Acción                                | SEL_ALU 1-0      | CW2      | CW1        | CW0        |  |
|---------------------------------------|------------------|----------|------------|------------|--|
|                                       | Selec. Operación | Carga FZ | Carga REGB | Carga REGA |  |
| Carga OPE1 en REGA                    | XX               | 0        | 0          | 1          |  |
| Carga OPE2 en REGB                    | XX               | 0        | 1          | 0          |  |
| Seleccionar suma en ALU/ Actualiza FZ | 10               | 1        | 0          | 0          |  |



# 4.4. Añadiendo RAM a DidaComp (RAM\_DataPath\_01)



# Añadiendo RAM a DidaComp

## Origen de los datos, memoria RAM





## Añadiendo RAM a DidaComp

#### Ejecución de operaciones: Líneas de control (Control Word o CW)

Para ejecutar la instrucción "Suma dos datos ADD A,B" se necesitan tres microinstrucciones.

| Bus de control                           |                        |                     |          |               |               |  |  |  |  |
|------------------------------------------|------------------------|---------------------|----------|---------------|---------------|--|--|--|--|
| Acción                                   | SEL_ALU 1-0            | CW3                 | CW2      | CW1           | CW0           |  |  |  |  |
|                                          | Selección de operación | L(bajo)/E<br>en RAM | Carga FZ | Carga<br>REGB | Carga<br>REGA |  |  |  |  |
| Carga OPE1<br>desde RAM al<br>registro A | XX                     | 0                   | 0        | 0             | 1             |  |  |  |  |
| Carga OPE2<br>desde RAM al<br>registro B | XX                     | 0                   | 0        | 1             | 0             |  |  |  |  |
| Seleccionar<br>suma en ALU               | 10                     | 1                   | 1        | 0             | 0             |  |  |  |  |



# 4.4. Diseño del juego de instrucciones de DidaComp ()



# Juego de instrucciones de DidaComp

#### Formato de Instrucciones

| Código de operación | Dirección OPE1 | Dirección OPE2/RES |  |  |
|---------------------|----------------|--------------------|--|--|
| 5                   | b7 b6 b5 b4    | b3 b2 b1 b0        |  |  |

## **Instrucciones**

| SEL_ALU(1) | SEL_ALU(0) | Funcion    |   | Instrucción | СОР | Función de la<br>instrucción |
|------------|------------|------------|---|-------------|-----|------------------------------|
| 0          | 0          | Paso de A  |   | MOV dir     | 00  | A → dir                      |
| •          |            | 1 433 4271 |   |             |     |                              |
| 0          | 1          | -          |   |             |     |                              |
| 1          | 0          | A + B      |   | ADD A,B     | 10  | $A + B \rightarrow B$        |
| 1          | 1          | A - B      |   | SUB A,B     | \11 | A-B → B                      |
| _          | _          |            | · |             |     |                              |



# 4.5. Añadiendo la memoria ROM de programa a DidaComp (ROM\_RAM\_DataPath\_01)



## Memoria de programa (ROM) y Registro de instrucciones





## Memoria de programa ROM de DidaComp

#### **ROM + Registro de instrucciones**





## Memoria de programa ROM de DidaComp

#### Ejecución de operaciones: Líneas de control (Control Word o CW)

Para ejecutar la operación de la instrucción "Suma dos datos ADD A,B" se necesitan tres microinstrucciones.

| Bus de control                        |                           |                                    |                          |                         |             |               |               |  |  |  |
|---------------------------------------|---------------------------|------------------------------------|--------------------------|-------------------------|-------------|---------------|---------------|--|--|--|
| Acción                                | SEL_ALU 1-0               | CW5                                | CW4                      | CW3                     | CW2         | CW1           | CW0           |  |  |  |
|                                       | Selección de<br>operación | Selección de dirección<br>para RAM | Carga de I<br>en RegInst | Escritur<br>a en<br>RAM | Carga<br>FZ | Carga<br>REGB | Carga<br>REGA |  |  |  |
| Leer instrucción                      | XX                        | 0                                  | 1                        | 0                       | 0           | 0             | 0             |  |  |  |
| Observar COP<br>(Decodificación)      |                           |                                    |                          |                         |             |               |               |  |  |  |
| Carga OPE1 desde<br>RAM al registro A | XX                        | 0                                  | 0                        | 0                       | 0           | 0             | 1             |  |  |  |
| Carga OPE2 desde<br>RAM al registro B | XX                        | 1                                  | 0                        | 0                       | 0           | 1             | 0             |  |  |  |
| Seleccionar suma en ALU               | 10                        | 1                                  | 0                        | 1                       | 1           | 0             | 0             |  |  |  |



# 4.6. Contador de programa de DidaComp



# Contador de programa de DidaComp





# 4.7. Estructura de salto de DidaComp



# Estructura de salto de DidaComp

## Formato de Instrucciones: Estructura de salto (BEQ)

| Código de operación | Dirección OPE | 1                    | Dirección OPE2/RES |  |
|---------------------|---------------|----------------------|--------------------|--|
| b9 b8               | b7 b6 b5 b    | 4                    | b3 b2 b1 b0        |  |
| Código de operación |               | Dirección ROM de sal |                    |  |
| 01                  | XXXX          |                      | X b2 b1 b0         |  |

## **Instrucciones**

| SEL_ALU(1) | SEL_ALU(0) | Funcion   | Instrucción | СОР | Función de la<br>instrucción                                      |
|------------|------------|-----------|-------------|-----|-------------------------------------------------------------------|
| 0          | 0          | Paso de A | MOV dir     | 00  | A → dir                                                           |
| 0          | 1          | -         | BEQ dir     | 01  | Si FZ=1 <b>Dir</b> → <b>PC</b><br>Si FZ=0 <b>PC+1</b> → <b>PC</b> |
| 1          | 0          | A + B     | ADD A,B     | 10  | $A + B \rightarrow B$                                             |
| 1          | 1          | A - B     | SUB A,B     | 11  | A-B <b>→</b> B                                                    |



# Estructura de salto de DidaComp

## Estructura de salto





# 4.8. Microarquitectura de DidaComp



## Microarquitectura de DidaComp

## Estructura de salto+PC+RI+ROM+RAM+DataPath\_01



# Microarquitectura de DidaComp

## Ejecución de operaciones: Líneas de control (Control Word o CW)

Suma dos datos ADD A,B

| Bus de control                                |                        |                 |              |            |             |                |             |               |               |
|-----------------------------------------------|------------------------|-----------------|--------------|------------|-------------|----------------|-------------|---------------|---------------|
| Acción                                        | SEL_ALU 1-0            | CW7             | CW6          | CW5        | CW4         | CW3            | CW2         | CW1           | CW0           |
| ESTADO                                        | Selección de operación | Actualiza<br>PC | Origen<br>PC | Dir<br>RAM | Carga<br>RI | Escribe<br>RAM | Carga<br>FZ | Carga<br>REGB | Carga<br>REGA |
| Leer instrucción<br>Incrementar PC            | XX                     | 1               | 0            | 0          | 1           | 0              | 0           | 0             | 0             |
| Observar COP<br>(Decodificación)              |                        |                 |              |            |             |                |             |               |               |
| Carga OPE1 desde<br>RAM al registro A         | XX                     | 0               | 0            | 0          | 0           | 0              | 0           | 0             | 1             |
| Carga OPE2 desde<br>RAM al registro B         | XX                     | 0               | 0            | 1          | 0           | 0              | 0           | 1             | 0             |
| Seleccionar suma<br>en ALU y<br>actualizar FZ | 10                     | 0               | 0            | 1          | 0           | 1              | 1           | 0             | 0             |

